引 言
數(shù)/模轉(zhuǎn)換(D/A)電路,是數(shù)字系統(tǒng)中常用的電路之一,其主要作用是把數(shù)字信號轉(zhuǎn)換成
1 AD7543簡介
1.1 AD7543主要特性
AD7543主要特性為:
1.2 封裝形式和引腳功能
AD7543有三種封裝形式:16引腳的DIP和20引腳的PCCC與PLCC,其封裝形式如圖1所示,設(shè)計者可根據(jù)實現(xiàn)需求進(jìn)行選擇,其引腳功能說明如下:
1.3 數(shù)/模轉(zhuǎn)換芯片AD7543器件工作原理
在AD7543器件內(nèi)部,有兩個寄存器:寄存器A和寄存器B。寄存器A是12位串行輸入并行輸出的移位寄存器,其低位與SRI引腳相連。在STB1,STB2和STB4上升沿或STB3下沿作用下,移位寄存器A發(fā)生移位,SRI引腳上的串行數(shù)據(jù)被裝進(jìn)寄存器A中,當(dāng)要寫入數(shù)據(jù)全部被裝進(jìn)寄存器A時,再給AD7543一個裝載負(fù)脈沖(LD1和LD2均為低電平),把移位寄存器A的內(nèi)容裝到寄存器B中,通過后續(xù)電路完成D/A轉(zhuǎn)換。當(dāng)CLR為低電平時,寄存器B的數(shù)據(jù)被清零,輸出的電壓為零,簡化初始化過程。圖2為AD7543數(shù)/模轉(zhuǎn)換(D/A)的工作時序圖。
2 基于AD7543的數(shù)/模
圖3為基于AD7543數(shù)/模轉(zhuǎn)換芯片的數(shù)/模轉(zhuǎn)換器電路,由于AD7543的內(nèi)部無運(yùn)算大器,輸出為電流形式,在應(yīng)用中,必須外接一個運(yùn)放器,因此,AD7543的第1和2腳分別接在LM324運(yùn)放的反向輸入口與同相輸入口,AD7543的第15腳(參考電壓輸入端)接在-10 V的電源上,當(dāng)寄存器B的位數(shù)全為高電平時,輸出電平接近10 V。AD7543的輸入時序信號CLR,STB2,LD和SRI由外接的可編程邏輯器件(FPGA)產(chǎn)生。AD7543的第8腳和11腳接地。運(yùn)放器LM324正負(fù)電源引腳分別接在正負(fù)12 V的電源上。
3 AD7543工作時序FPGA實現(xiàn)
AD7543是串行輸入數(shù)/模轉(zhuǎn)換芯片,被轉(zhuǎn)換數(shù)據(jù)是逐位寫進(jìn)AD7543中,因此,AD7543工作時,要有正確的工作時序,工作時序在QuartusⅡ開發(fā)環(huán)境中利用硬件描述語言Verilog HDL描述。QuartusⅡ是Altera公司的EDA開發(fā)工具,它是集設(shè)計輸入、編譯、邏輯綜合、器件引腳管理、功能仿真、定時分析、編程下載等于一體的可編程邏輯器件設(shè)計環(huán)境。
在設(shè)計中,為了降低設(shè)計成本,F(xiàn)PGA采用Altera公司的Cyclone系列的EP1C6Q240C8芯片。。EP1C6Q240C8芯片,不僅集成了5 980個邏輯單元 (LEs),還集成了20個4 KB雙口存儲單元(M4KRAM BLock)和92 160 b的普通高速RAM等資源。